1. jurnal [Kembali]
Percobaan 1(1)
Percobaan 1(1)
Percobaan 1(2)
1. Pengaruh clock terhadap keluaran pada gerbang logika percobaan 1!
* Gerbang NOT
- Pada saat B1 = 1, sinyal output pada gerbang NOT berlogika 0. Karena seluruh sinyal output pada gerbang NOT akan dibalikan.
* Gerbang AND
- Pada saat B1 = 0, sinyal output pada gerbang AND juga selalu berlogika 0. Karena, pada gerbang AND output bernilai 1 hanya pada saat kedua input bernilai 1.
- Pada saat B1 = 1, sinyal output pada gerbang AND mengikuti sinyal clock. Karena pada saat sinyal clock berlogika 1, maka output juga 1, dan saat clock berlogika 0, maka output juga berlogika 0.
* Gerbang OR
- Pada saat B1 = 0, sinyal output pada gerbang OR mengikuti sinyal clock. Karena pada saat sinyal clock berlogika 1, maka output juga 1, dan saat clock berlogika 0, maka output juga berlogika 0.
- Pada saat B1 = 1, sinyal output pada gerbang OR akan selalu bernilai 1. Karena pada saat sinyal clock berlogika 1, maka output 1, dan saat clock berlogika 0, maka output juga tetap berlogika 1. Karena pada gerbang OR output bernilai 1 saat salah satu input berlogika 1.
* Gerbang XOR
- Pada saat B1 = 0, sinyal output pada gerbang XOR mengikuti sinyal clock. Karena, pada XOR output bernilai 1 pada saat jumlah inputnya ganjil.
- Pada saat B1 = 1, sinyal output pada gerbang XOR berlawanan sinyal clock. Karena, pada XOR output bernilai 1 pada saat kedua input berlogika beda. Pada awal clock berlogika 0 dan B1 bernilai 1 maka output langsung berlogika 1.
* Gerbang NAND
- Pada saat B1 = 0, sinyal output pada gerbang NAND akan selalu bernilai 1. Karena pada saat sinyal clock berlogika 1 ataupun 0 akan selalu menghasilkan output 1, karena pada NAND, output berlogika 0 hanya pada saat input keduanya bernilai 1.
- Pada saat B1 = 1, sinyal output pada gerbang NAND berlawanan sinyal clock. Karena, pada NAND output bernilai 0 pada saat kedua input bernilai 1.
* Gerbang NOR
- Pada saat B1 = 0, sinyal output pada gerbang NOR berlawanan dengan sinyal clock. Karena, pada gerbang NOR merupakan kebalikan dari gerbang OR. Pada gerbang NOR output bernilai 1 pada saat kedua input bernilai 0.
- Pada saat B1 = 1, sinyal output selalu berlogika 0. Karena pada gerbang XOR output bernilai 1, hanya pada saat kedua input berlogika 0.
* Gerbang XNOR
- Pada saat B1 = 0, sinyal output pada gerbang XNOR berlawanan dengan sinyal clock. Karena pada XNOR merupakan kebalikan dari XOR, yaitu output berlogika 1 saat jumlah kedua inputnya genap (kebalikan dari X-OR).
- Pada saat B1 = 1, sinyal output pada gerbang XNOR mengikuti sinyal clock. Karena pada saat input bernilai sama akan menghasilkan output berlogika 1. Jadi, pada saat clock berlogika 1 dan B1 juga berlogika 1 maka output bernilai 1.
b. Pada hasil percobaan 1 tersebut, hasil yang didapatkan dengan teori yang dipelajari sesuai pada seluruh gerbang logika yang ada.
2. Jelaskan rangkaian dasar gerbang logika AND !
Tabel Kebenaran Logika AND
A
|
B
|
Y
|
0
|
0 0
| |
1
|
0 0
| |
0
|
0 0
| |
1
|
1 1
|
Pada saat kondisi kedua A=1 dan B =1 yaitu ketika saklar S1 dan S2 terhubung, arus dari VCC akan mengalir ke R1 dan terus ke R2 dan LED menyala, karena dioda D1 dan D2 bersifat reverse bias menyebabkan arus diteruskan ke R2 tanpa melewati saklar . ini dikarenanakan arus mengalir dari potensial tinggi ke rendah, sedangkan pada anoda dan katoda dioda D1 dan D2 tidak ada beda potensial, maka arus akan mengalir ke R2 dan LED1 hidup.
Jika salah satu input berlogika 0, satu saklar terhubung ke ground,arus akan cenderung bergerak mengalir ke yang tidak ada hambatan yaitu dioda lalu ke ground sehingga LED mati.
Pada gerbang AND outputnya akan berlogika 1 jika semua input berlogika 1, dan jika salah satu atau lebih input ada yang berlogika nol maka output akan berlogika nol.
3. Jelaskan rangkaian dasar gerbang logika OR !
Tabel Kebenaran Logika OR
A
|
B
|
Y
|
0
|
0 0
| |
1
|
1 1
| |
0
|
1 1
| |
1
|
1 1
|
Pada saat kondisi input A=0 dan B=1 yaitu ketika saklar S4 terhubung dan saklar S3 terputus, arus tidak mengalir ke D3 namun mengalir ke dioda D4. Dioda ini bersifat forward bias, menyebabkan arus mengalir ke R4 dan menghidupkan LED2.Begitupun sebaliknya,saat input A=1 dan B=0 keadaannya sama,saklar S4 terputus,arus mengalir ke D3 lalu ke R4 dan LED.
Sedangkan ketika kondisi input A=1 dan B=1 yaitu ketika saklar S3 dan saklar S4 terhubung, menyebabkan ada arus yang mengalir di D3 dan D4 sehingga LED2 akan menyala.
Pada gerbang OR,keluaran akan bernilai 1 jika salah satu atau semua input bernilai 1.
4. Jelaskan rangkaian dasar gerbang logika NOT !
Tabel Kebenaran Logika NOT
A
|
Y
|
0
|
1
|
1
|
0
|
Pada gerbang NOT Ketika kondisi input A =1 yaitu pada saat saklar S5 terhubung, maka arus dari VCC akan mengalir ke R3 dan R5. Karena ada tegangan di basis transistor Q1, menyebabkan transistor akan aktif dan arus pada kolektor akan mengalir ke emitter. Oleh karena itu LED3 tidak menyala karena arus cenderung mengalir ke rangkaian yang tidak ada hambatan atau langsung ke Ground.
Saat kondisi input A=0,saklar S5 terputus.Transistor off sehingga LED menyala.
Pada gerbang NOT,keluaran akan selalu berlawanan dengan masukkannya.
5. Jelaskan prinsip kerja rangkaian percobaan 1!
Pada percobaan merupakan rangkaian gerbang logika.Terdapat dua buah logicstate sebagai input dan logicprobe sebagai output dari rangkaian.
-Gebang NOT(Inverter), prinsip kerjanya yaitu akan menghasilkan output yang berlawanan dengan inputnya.
-Gerbang AND, prinsip kerjanya yaitu output berlogika 1jika semua inputnya berlogika 1.
-Gerbang OR, prinsip kerjanya yaitu output berlogika 1 jika salah satu inputnya berlogika 1.
-Gerbang XOR, prinsip kerjanya yaitu output berlogika 1 jika jumlah inputnya bernilai ganjil.
-Gerbang NAND, prinsip kerjanya yaitu output berlogika 1 jika salah satu atau semua input berlogika 0 dan berlogika 0 jika semua inputnya 1.Kebalikan dari gerbang AND.
-Gerbang NOR, prinsip kerjanya yaitu output berlogika 1 jika semua inputnya berlogika 0 dan berlogika 0 jika salah satu atau semua input berlogika 1. Kebalikan dari gerbang OR.
-Gerbang XNOR, prinsip kerjanya yaitu output berlogika 1 jika jumlah inputnya bernilai genap.
rangkaian 1 :download
rangkaian 2 : download
video 1:download
video 2 : download
html : download
Tidak ada komentar:
Posting Komentar